Job number: JN -072024-150776 Posted: 2024-09-11

アナログ回路設計(IO・I/F設計の開発・設計)※在宅可

最先端技術で市場を創造する企業で働きませんか?
9.5 - 11.5 million yen Kanagawa Industrial Electrical Engineer

Job details

Company overview
We are a company specializing in the design, manufacture and sale of semiconductors. We provide high-performance image sensors and semiconductor devices, which are used in diverse fields such as cameras, smartphones, automobiles, and industrial equipment. We also focus on developing products that meet the needs of our customers by pursuing technological innovation and quality improvement. We aim to maintain our competitiveness in the global marketplace and realize a sustainable society. Our reliable technology and expertise have earned us a solid reputation in many industries.
Responsibilities
GPIO/LVDSやSPMI/I3C等の通信規格の物理層IP、PLL/DLL等の位相/遅延フィードバック制御IP、およびLDO/チャージポンプなどの電源IPなど各種アナログIPの開発・設計


■組織の役割:
同グループが手掛ける半導体製品に搭載されるI/F・電源系アナログIPの開発

特にCMOSイメージセンサー製品(CIS)に搭載されるGPIO/LVDSやSPMI/I2C/I3C等の通信規格物理層IP、PLL/DLL等の位相/遅延フィードバック制御IP、LDO/チャージポンプ/バイアス回路などの電源IP等の回路設計を中心に技術開発を遂行する



■担当予定の業務内容:
CIS製品の高機能化に伴い各種アナログIPにはより高精度・低電力・低コストなどの差異化が求められており、大きくは下記のいずれかをお願いします。



1)GPIO/LVDSやSPMI/I2C/I3C等の通信規格の物理層IPアナログ回路設計
2)PLL/DLL等の位相/遅延フィードバック制御IPアナログ回路設計
3)LDO/チャージポンプ/バイアス回路などの電源IPアナログ回路設計



■想定ポジション:
それぞれの開発チームは~3名程度の正社員、および、作業工数に応じた協力会社で構成され、そのリーダーの役割となります。比較的短期間に製品適用を求められるIP開発・導入となるため、多数関係者へのコミュニケーション能力も発揮できるポジションとなります。


 
Requirements
■必須条件:下記いずれかの経験
  • GPIO/LVDSやSPMI/I2C/I3C等の通信規格の物理層IP開発経験者 
  • 位相/遅延フィードバック制御IP開発経験者
  • 電源IP開発経験者



■歓迎条件:
  • 特許取得経験あり 海外ベンダーとの協業経験あり 
Salary
9.5 - 11.5 million yen
Location
Kanagawa
Yuya Migita
BRS Consultant
Yuya Migita
Electronics
Email me directly

Recommended jobs