求人番号:JN -072024-150776 掲載日:2024-09-11

アナログ回路設計(IO・I/F設計の開発・設計)※在宅可

最先端技術で市場を創造する企業で働きませんか?
950 - 1150 万円 神奈川 製造(電子 / 電気 / 機械) 電気・電子エンジニア

募集要項

会社概要
同社は、半導体の設計、製造、販売を専門とする企業です。高性能なイメージセンサーや半導体デバイスを提供し、カメラ、スマートフォン、自動車、産業機器など多様な分野で利用されています。また、技術革新と品質向上を追求し、顧客のニーズに応える製品開発に注力しています。グローバルな市場での競争力を維持し、持続可能な社会の実現を目指しています。信頼性の高い技術と専門知識により、多くの業界から高い評価を得ています。
業務内容
GPIO/LVDSやSPMI/I3C等の通信規格の物理層IP、PLL/DLL等の位相/遅延フィードバック制御IP、およびLDO/チャージポンプなどの電源IPなど各種アナログIPの開発・設計


■組織の役割:
同グループが手掛ける半導体製品に搭載されるI/F・電源系アナログIPの開発

特にCMOSイメージセンサー製品(CIS)に搭載されるGPIO/LVDSやSPMI/I2C/I3C等の通信規格物理層IP、PLL/DLL等の位相/遅延フィードバック制御IP、LDO/チャージポンプ/バイアス回路などの電源IP等の回路設計を中心に技術開発を遂行する



■担当予定の業務内容:
CIS製品の高機能化に伴い各種アナログIPにはより高精度・低電力・低コストなどの差異化が求められており、大きくは下記のいずれかをお願いします。



1)GPIO/LVDSやSPMI/I2C/I3C等の通信規格の物理層IPアナログ回路設計
2)PLL/DLL等の位相/遅延フィードバック制御IPアナログ回路設計
3)LDO/チャージポンプ/バイアス回路などの電源IPアナログ回路設計



■想定ポジション:
それぞれの開発チームは~3名程度の正社員、および、作業工数に応じた協力会社で構成され、そのリーダーの役割となります。比較的短期間に製品適用を求められるIP開発・導入となるため、多数関係者へのコミュニケーション能力も発揮できるポジションとなります。


 
応募条件
■必須条件:下記いずれかの経験
  • GPIO/LVDSやSPMI/I2C/I3C等の通信規格の物理層IP開発経験者 
  • 位相/遅延フィードバック制御IP開発経験者
  • 電源IP開発経験者



■歓迎条件:
  • 特許取得経験あり 海外ベンダーとの協業経験あり 
給与
950 - 1150 万円
勤務地
神奈川
Yuya Migita
BRSコンサルタント
Yuya Migita
Electronics
メールでお問い合わせ

おすすめの求人